[월:] 2019년 11월
김대연,이승윤 “ICCAD 2019 Contest 3rd Place Award”수상
포스텍 전자전기공학과 석사과정 김대연 학생과, 통합과정 이승윤 학생이 38th IEEE/ACM International Conference on Computer Aided Design (ICCAD 2019)에서 주최한 ‘ICCAD 2019 Contest : LEF/DEF Based Open-Source Global Router’에 참가하여 “3rd Place Award”를 수상하였다.
본 contest는 1999년부터 시작된 반도체 설계 자동화 (EDA: Electronic Design Automation) 분야의 가장 권위있는 국제 contest이다. 올해에는 design rule을 고려한 반도체 cell 배치에 대해 배선의 가이드를 최적화 및 자동화하는 주제가 주어졌다.
전세계적으로 14개 지역에서 총 121개 팀에서 참여한 이번 대회에서 POSTECH 팀이 3위에 입상하였으며, 본 대회에서 한국 대학 팀의 입상은 이번이 처음이다. 이번 ICCAD 2019는 미국 Westminster, CO 에서 11월 4일부터 7일까지 진행되었다.
Intel Helps Postech’s Semiconductor Research!
Postech and Intel, the world-leading semiconductor company, agree on “Intel & Postech University Shuttle Program.” By this agreement, Postech will receive 22nm FinFET Low-Power (22FFL) foundry service from Intel. Foundry is a service of manufacturing semiconductor devices that are ordered and designed by customers.
Intel runs “University Shuttle Program,” through which Intel collaborates with outstanding research universities to provide the needed Si resources to further the advancement of knowledge. Professor Byungsub Kim, the Postech’s principal communicator for this program, said “Researchers in Korean universities could not dare to use advanced semiconductor technologies such as 22nm FinFET Low-Power in their research activities because of the cost issues. Intel’s 22nm FinFET Low-Power technology is the masterpiece semiconductor technology of Intel and known for the best performance among the other similar technology nodes.
By this donation program, Postech takes an advantageous position in semiconductor research because Postech researchers gained access to such advanced technology without the cost issues.”
문승식, IEEE A-SSCC 2019 “Distinguished Design Award” 수상
포스텍 전자전기공학과 석사과정 문승식 학생(지도교수: 이영주) 이 11/4~11/6 마카오에서 개최된 2019 IEEE Asian Solid-State Circuit Conference (A-SSCC)에서 Distinguished Design Award를 수상하였다. (공동수상: 이현훈 석사과정, 변영훈 석사과정, 박종민 석사과정, 황석하 석사 졸업생, 이승구 교수, 이영주 교수)
연구팀은 “FPGA-based sparsity-aware CNN accelerator for noise-resilient edge-level image recognition”이란 논문을 통하여 노이즈가 존재하는 입력 신호에 대해서도 우수한 인식률을 보장하는 CNN 구조를 제안하였다. 또한 하드웨어 효율을 고려한 새로운 pruning 기법을 제안하고 이를 지원하는 저전력 system-on-chip (SoC) 솔루션을 설계하여 FPGA상에서 검증하였다.
포스텍 전자전기공학과_포스텍 대표 차세대 공학 연구자 육성 사업단 으로 선정
포스텍 전자전기공학과가 포스텍을 대표하여 2019년 한국 연구 재단 차세대 공학 연구자 육성 사업단에 선정 되었다. 전국에서 총 5개의 대학이 선정된 이번 사업은 공과대학 주도로 핵심 유망 산업군을 특화분야로 선정하고 산학연 간 기술교류 및 협동연구를 촉진하여 미래 신산업을 이끌어 갈 차세대 공학인 육성을 목표로 한다.
연구 팀은 전국 대학 중 유일하게 전자공학 분야에서 선정되었으며 “5G+/6G 통신용 소재, 공정, 부품”이란 주제로 향후 3년 동안 총 15억원의 연구 규모로 수행할 예정이다.
