[월:] 2015년 06월

박부견(전자과) 교수 ‘시간지연 시스템’ 논문- 가장 많이 인용된 논문에 올라

해외 유명 저널 ‘오토메티카’에 실린 국내학자 논문

지난 5년간 가장 많이 인용한 논문 1위에

올랐다

포스텍 박부견 교수, ‘시간

지연 시스템의 안정성 해석’ 논문

포스텍 박부견(전자전기공학과,

51세) 교수가 지난 2011년 제어분야의 세계적 권위지인 오토메티카에 발표한 논문이 이 저널에서 선정한 최근 5년간 가장 많이 인용된 논문 201위에 올라 오토메티카(Automatica) 인터넷 사이트의 메인 페이지를 장식하고 있다.

 

오토메티카는 매월 최근 5년 기준으로 이 저널에 실린 논문의 인용횟수를 집계하여 순위에 반영하며, 20101월부터 이 저널에 발표된 논문 중 박 교수의 논문이 가장 많이 인용된 것으로

나타났다.

 

이 논문은 학자들 사이에서 인용횟수를

보여주는 주요 기준인 스코푸스(Scopus) 기준으로 총 398회 인용됐으며,

2위인 논문이 박 교수 논문보다 1년 먼저 발표되었지만

인용횟수가 316회에 불과한 것을 볼 때 박 교수 논문의 우수성과

영향력을 알 수 있다.

 

오토메티카는 IEEE TAC(Transactions on Automatic Control)

함께 자동화 및 제어 분야에서 가장 권위 있는 저널이다. 시스템에

존재하는 시간 지연은 시스템을 불안정하게 하거나 성능을 저하시키는 주요 요소 중 하나이다.

 

이 때문에 시간 지연 시스템의 안정성 해석은 제어이론 분야에

있어 매우 중요한 문제이며 전 세계적으로 널리 연구되고 있다. 특히

시간에 따라 변하는 시간 지연을 갖는 시스템의 경우 역 볼록 조합의 최소값을 구하는 것이 어려운 문제로 여겨져 왔으며, 그 동안의 많은 연구에서는 역 볼록 조합을 근사하여 최소값을 구하는 것이

통상적인 방법으로 이용되어 왔다.

 

박 교수는 보다

향상된 시간 지연 시스템의 안정성 해석을 위해서는 이러한 근사를 사용하지 않고 안정 조건을 도출해야 한다는 문제의식을 갖고 연구한 결과 역 볼록 조합의 최소값 정리를 만드는 데 성공하고, 이를 지난 2011년 제어분야의 권위지인 오토메티카에 발표했다.

 

이 정리를 이용하면 이전의 방법처럼 역 볼록 조합을 근사하지

않고 볼록 조합의 성질을 이용하여 곧바로 역 볼록 조합의 최소값을 구해낼 수 있다. 박 교수의 `역 볼록 조합의 최소값 정리란 논문이 발표된 이후 지금까지 이 논문은 시간 지연 시스템의 안정성 해석을

다루는 거의 모든 논문에 필수적으로 인용되고 있으며, 20111월 이후 실린 논문을 대상으로 하는 내년 집계에도 포함되어 201612월까지 1위를 유지할 것으로 관련 학자들은 예상하고 있다. (/

EE)

관련기사보기 클릭!

연합뉴스

경북일보

대구일보

세계뉴스

노컷뉴스

박부견(전자과) 교수 ‘시간지연 시스템’ 논문- 가장 많이 인용된 논문에 올라

                                               박부견(전자과) 교수 ‘시간지연 시스템’ 논문- 가장 많이 인용된 논문에 올라게시물의 첨부이미지

해외 유명 저널 ‘오토메티카’에 실린 국내학자 논문

지난 5년간 가장 많이 인용한 논문 1위에 올랐다

포스텍 박부견 교수, ‘시간 지연 시스템의 안정성 해석’ 논문

포스텍 박부견(전자전기공학과, 51) 교수가 지난 2011년 제어분야의 세계적 권위지인 오토메티카에 발표한 논문이 이 저널에서 선정한 최근 5년간 가장 많이 인용된 논문 201위에 올라 오토메티카(Automatica) 인터넷 사이트의 메인 페이지를 장식하고 있다.

 

오토메티카는 매월 최근 5년 기준으로 이 저널에 실린 논문의 인용횟수를 집계하여 순위에 반영하며, 20101월부터 이 저널에 발표된 논문 중 박 교수의 논문이 가장 많이 인용된 것으로 나타났다.

 

이 논문은 학자들 사이에서 인용횟수를 보여주는 주요 기준인 스코푸스(Scopus) 기준으로 총 398회 인용됐으며, 2위인 논문이 박 교수 논문보다 1년 먼저 발표되었지만 인용횟수가 316회에 불과한 것을 볼 때 박 교수 논문의 우수성과 영향력을 알 수 있다.

 

오토메티카는 IEEE TAC(Transactions on Automatic Control)와 함께 자동화 및 제어 분야에서 가장 권위 있는 저널이다. 시스템에 존재하는 시간 지연은 시스템을 불안정하게 하거나 성능을 저하시키는 주요 요소 중 하나이다.

 

이 때문에 시간 지연 시스템의 안정성 해석은 제어이론 분야에 있어 매우 중요한 문제이며 전 세계적으로 널리 연구되고 있다. 특히 시간에 따라 변하는 시간 지연을 갖는 시스템의 경우 역 볼록 조합의 최소값을 구하는 것이 어려운 문제로 여겨져 왔으며, 그 동안의 많은 연구에서는 역 볼록 조합을 근사하여 최소값을 구하는 것이 통상적인 방법으로 이용되어 왔다.

 

박 교수는 보다 향상된 시간 지연 시스템의 안정성 해석을 위해서는 이러한 근사를 사용하지 않고 안정 조건을 도출해야 한다는 문제의식을 갖고 연구한 결과 역 볼록 조합의 최소값 정리를 만드는 데 성공하고, 이를 지난 2011년 제어분야의 권위지인 오토메티카에 발표했다.

 

이 정리를 이용하면 이전의 방법처럼 역 볼록 조합을 근사하지 않고 볼록 조합의 성질을 이용하여 곧바로 역 볼록 조합의 최소값을 구해낼 수 있다. 박 교수의 `역 볼록 조합의 최소값 정리란 논문이 발표된 이후 지금까지 이 논문은 시간 지연 시스템의 안정성 해석을 다루는 거의 모든 논문에 필수적으로 인용되고 있으며, 20111월 이후 실린 논문을 대상으로 하는 내년 집계에도 포함되어 201612월까지 1위를 유지할 것으로 관련 학자들은 예상하고 있다. (/ EE)

관련기사보기 클릭!

연합뉴스

경북일보

대구일보

세계뉴스

노컷뉴스

전자전기공학과 박사자격(QE)시험신청 및 일정

*2016학년도 전자전기공학과 박사자격(QE)시험신청 및 일정

전자전기공학과 대학원 재학생(석사, 석박사통합, 박사위탁생)

  박사자격(QE) 시험신청 클릭 후 신청!!!

1. 시험 일정

. 시험 일시 : 2015. 7.29() 09:00 ~ 17:00 

. 응시 대상자: 전자전기공학과 학부 및 대학원 재학생, 대학원 진학 예정자

– 2016학년도 대학원 입학예정자(석박사 통합과정, 박사과정)

대학원 재학생중 응시자: 석박사통합과정 편입예정자, 박사과정 위탁생

타학과 학생 중 전자전기공학과 박사자격시험 응시 예정자는 소속학과에 신청

. 시험 장소 및 시간: LG연구동 강의실, 09:00~17:00

과목별 시간: 추후 안내





2. 시험과목 신청

. 신청 기간: 2015. 6.24() ~ 7.17()

. 신청 과목: 7과목 중 3과목 선택

전자회로, 통신, 전자기학및초고주파, 제어및전력전자, 반도체및물리전자,

디지털/마이크로프로세서, 수학  

. 신청 방법 : 입시/학과 홈페이지에서 신청

타학과생: 소속학과에 신청


*2016학년도 전자전기공학과 석박사통합과정 및 박사과정 진학예정자

: http://admission.postech.ac.kr(대학 원서 접수 홈페이지)



*전자전기공학과 대학원 재학생(석사, 석박사통합, 박사위탁생)

: 박사자격시험(QE) 바로신청하기 클릭!!!

-문의: iamdoll@postech.ac.kr (054-279-8093)

Information of Ph.D. Qualification Examination (Q.E)

 

– Test date: Wednesday, July 29, 2015(9:00 am -5:00 pm)

 – Eligible Applicants: Master/Doctor/M.S-Ph.D Integrated programs students of EE

– Test Location: Lecture rooms at the LG Research Building.

  ※test time of each subject: TBA

 

– Exam Subjects: Select 3 subjects among 7 subjects

Electronic Circuits, Communication, Electromagnetism & Microwave, Control & Power Electronics, Semiconductor & Physical Electronics, Digital/Microprocessor, Mathematics.

 

– Registration Period: (Wed) June 24- (Fri)July 17, 2015

– On the day of the test:

> Bring your student ID card, pencil and eraser.


Click here to apply for QE

– For additional questions or information, please contact

Tae-Ho. Chung at iamdoll@postech.ac.kr (054-279-8093)

Ph.D. Qualification Examination (Q.E): Students are required to pass the Q.E within the first two years(in 4 semester) of entrance according to each department’s requirements.

(A M.S-Ph.D Integrated programs student in the department of Electrical Engineering has to pass the QE within a year after entrance)

OPEN LAB신청(신청마감)

*학과견학 (OPENLAB)(신청마감)

2015년 7월 6일(월)- 7월 7일(화) (2일간 실시)

참석 시간: 오후1시 30분까지 포항공대 LG연구동 강당


위 기간중 희망일자를 선택하여 방문, 아래 신청서 작성 <연구실 안내 보기 클릭>

신청기간: 2014년 6월 26(목) 까지(신청마감)




caleb@postech.ac.kr

※ 참가자에게는 교통비 및 기숙사 제공 – 기숙사 사용 희망자는 신청기간까지 신청, 당일 기숙사 신청 불가